Tout système enfoui utilise un bus système, qui sert au transfert de données entre les différents sous-ensembles. Ceci vaut également lorsque l'on intègre un tel système dans un FPGA. Normalement, on utilise, un autre système de bus dans un FPGA; nous allons vous présenter un système de bus populaire dans le monde des FPGA. Le bus système typique d'un circuit à microprocesseur « normal » est constitué d'un bus de données, d'un bus d'adresses et que quelques signaux système tels que RD/WR. Les puces périphériques placent leurs données sur le bus de données lorsque ceci leur est demandé. Le reste du temps, les sorties de données se trouvent à haute impédance, de manière à permettre aux autres circuits du système de mettre des données sur le bus. Les ports de donnée sont du type 3 états, ce qui explique qu'ils puissent passer à haute impédance.
Le téléchargement de ce magazine est réservé aux visiteurs enregistrés.
Veuillez saisir votre adresse électronique. Les instructions de réinitialisation de votre mot de passe vous seront immédiatement envoyées par courriel.
Discussion (0 commentaire(s))